<< Volver atrás

Tesis:

A hierarchical and decentralized qos and resource management architecture for embedded systems.


  • Autor: RUIZ MARTINEZ, José Francisco

  • Título: A hierarchical and decentralized qos and resource management architecture for embedded systems.

  • Fecha: 2003

  • Materia: Sin materia definida

  • Escuela: E.T.S. DE INGENIEROS DE TELECOMUNICACION

  • Departamentos: INGENIERIA DE SISTEMAS TELEMATICOS

  • Acceso electrónico: http://oa.upm.es/3115/

  • Director/a 1º: ALONSO MUÑOZ, Alejandro
  • Director/a 2º: PUENTE ALFARO, Juan Antonio de la

  • Resumen: El objetivo de este trabajo de tesis es el trabajo de una arquitectura jerárquica y descentralizada para la gestión de la calidad de servicio y de los recursos en sistemas multimedia empotrados. El sistema de control proporcionado es jerárquico y multi-nivel, siendo capaz de gestionar las distintas entidades conceptuales adecuadamente. El trabajo de esta tesis proporciona el soporte arquitectónico necesario para implementar agentes de los dominios de las aplicaciones, capaces de encapsular conocimiento específico de los servicios. Se han definido dos modelos distintos que soportan la convivencia entre el gestor central y los distintos gestores especializados. Por un lado, está el modelo de colaboración en el que las acciones de control son ejecutadas por el gestor central usando una base de datos única que contiene la información necesaria para gestionar las aplicaciones. Por otro lado, el modelo de delegación proporciona un marco más flexible basado en delegar las funciones específicas de control a los agentes especializados de los dominios de las aplicaciones. La validación de la arquitectura se ha basado en el desarrollo de un prototipo funcional. La ejecución de una serie de casos de prueba ha permitido comprobar la operación del sistema de control. Se ha hecho también una implementación multiprocesador del sistema de control que mejora la eficiencia, robustez, predecibilidad, y extensibilidad de la arquitectura, distribuyendo la carga de gestión entre procesadores heterogéneos.