Logotipo de la Universidad Politécnica de Madrid

Optimización de circuitos digitales mediante adición y eliminación de redundancias lógicas

Autor: ENTRENA ARRONTES, Luis Alfonso

Título: Optimización de circuitos digitales mediante adición y eliminación de redundancias lógicas

Fecha: 1995

Materia: Sin materia definida

Escuela: E.T.S. DE INGENIEROS INDUSTRIALES

Departamento: AUTOMATICA, INGENIERIA ELECTRONICA E INFORMATICA INDUSTRIAL

Acceso electrónico:

Director/a(s):

  • Director/a: UCEDA ANTOLIN, Javier

Resumen: Esta tesis se enmarca en el ámbito de la síntesis lógica y más concretamente, en la optimización de circuitos digitales combinacionales y secuenciales síncronos. Los métodos de optimización desarrollados se basan en el concepto de redundancia, dando pie a la utilización de algorítmos de generación de vectores de test para la optimización lógica. Utilizando este concepto se han desarrollado nuevos algorítmos de optimización mediante adición y eliminación iterativa de redundancias lógicas. Los resultados experimentales obtenidos con estos nuevos algoritmos superan los obtenidos mediante otras técnicas y permiten la optimización de circuitos más grandes y circuitos secuenciales síncronos sin ninguna restricción en su estructura. Asimismo, estos algoritmos son aplicables tanto a la optimización en área como en tiempo de los circuitos digitales