Tesis:

Compilación de diagramas de bloques para sistemas tiempo real


  • Autor: VEIGA PEREZ, Marcelino Manuel

  • Título: Compilación de diagramas de bloques para sistemas tiempo real

  • Fecha: 1990

  • Materia: Sin materia definida

  • Escuela: E.T.S. DE INGENIEROS DE TELECOMUNICACION

  • Departamentos: SEÑALES, SISTEMAS Y RADIOCOMUNICACIONES

  • Acceso electrónico:

  • Director/a 1º: SANTOS SUAREZ, Juan Miguel

  • Resumen: Esta tesis se refiere al desarrollo de software para tratamiento digital de señales en tiempo real. Contiene un lenguaje de programación basado en diagramas de bloques, un compilador de bloques y la definición de un sistema operativo virtual. El lenguaje se inscribe dentro de la clase LGDF y permite especificar la funcionalidad del sistema, así como el modo de distribuirlo sobre una máquina multiprocesadora. El compilador detecta "deadlock" en los grafos y genera código ejecutable para tiempo real sin supervisión software. Por último, el sistema operativo virtual define la máquina multiprocesadora