Autor: PEREZ AMBITE, Antonio
Título: Estructuras óptimas de detección y corrección de errores dirigidas a computadores, construidos con lógica de alto nivel de integración. Aplicación industrial
Fecha: 1982
Materia: Sin materia definida
Escuela: FACULTAD DE INFORMATICA
Departamento: ARQUITECTURA Y TECNOLOGIA DE SISTEMAS INFORMATICOS
Acceso electrónico: http://oa.upm.es/34860/
Director/a(s):
- Director/a: MIGUEL ANASAGASTI, Pedro de
Resumen: Este trabajo trata de la aplicación de los códigos detectores y correctores de error al diseño de los computadores tolerantes a fallos, planteando varias estrategias óptimas de detección y corrección para algunos subsistemas. En primer lugar, se justifica la necesidad de aplicar técnicas de tolerancia a fallos. A continuación se hacen previsiones de evolución de la tecnología de integración, así como tipificación de los fallos en circuitos integrados. Partiendo de una recopilación y revisión de la teoría de códigos, se hace estudio teórico cuya aplicación permite obligar a que algunos de estos códigos sean cerrados respecto de las operaciones elementales que se ejecutan en un computador. Se plantean estrategias óptimas de detección y corrección de error para sus subsistemas más importantes, culminando en el diseño, realización y prueba de una unidad de memoria y una unidad de proceso de datos con amplias posibilidades de detección y corrección de errores